기사
저전력 CMOS 회로를 위한 V / sub GS / -V / sub TH / 스케일링 = V / sug GS / -V / sub TH / scaling for low power CMOS circuit
표제/저자사항 저전력 CMOS 회로를 위한 V / sub GS / -V / sub TH / 스케일링 = V / sug GS / -V / sub TH / scaling for low power CMOS circuit / 姜大官, 朴榮俊, 閔弘植
형태사항 p. 82-88: 삽도; 26 cm
주기사항 수록자료: 電子工學會論文誌. A. 大韓電子工學會. 33卷 3號(1996년 3월), p. 82-88 33:3<82 상세보기 ISSN 1016-135X
저자: 강대관, 정회원, 서울대학교 전기공학부 및 반도체공동연구소
저자: 박영준, 정회원, 서울대학교 전기공학부 및 반도체공동연구소
저자: 민홍식, 정회원, 서울대학교 전기공학부 및 반도체공동연구소
출처 국립중앙도서관 바로가기
담당부서 : 국가서지과 (02-590-6339)
위로